ADI团队可以为您做些什么

在ASIC、SoCs和FPGAs中实现高速互连协议并非易事,而且您可能并不总是具有满足开发计划所需的专业知识、资源或时间。我们的高级设计集成(ADI)团队是PLDA内部的一个专门的工程师团队,其使命是通过围绕您正在集成的PLDA IP或产品提供专业知识和服务,帮助您缩短SoC/ASIC/FPGA开发周期。

我们ADI团队的专业领域包括硅前活动,如RTL设计、集成、验证、项目咨询、培训,以及硅后活动,如硅制造、硬件验证和调试、合规遵循准备。

 

外接模块:开发控制器IP自定义外接模块,如时钟/复位管理模块、桥接层、监控/调试模块等

IP定制:对控制器IP进行定制,以包含新功能或对现有功能进行调整,如可选PCIe功能/ECNs、可选管道功能、自定义AXI向PCIe管理规则、开关自定义仲裁等

PCIe的PCS:为PLDA PCIe IP, 以及客户自己的PHY, 不符合PIPE接口的PHY 开发定制PCS 层

参考设计:定制现有的参考设计或为IP开发新的参考设计,如MSI-X、SR-IOV、DMA等

测试工作台:开发特定于应用程序的测试工作台,如热插拔BFM等                   

 

PCIe PHY集成与验证:自有的或第三方PHY的集成,端口分支包装器的开发,PLDA PHY互操作测试台和测试套件的部署

PCIe VIP集成:部署仿真环境(支持Avery、Cadence、Mentor和PLDA VIP),适应客户特定的IP配置

定制IP配置验证:开发定制测试用例,利用PLDA“验证工厂”,支持Avery、Cadence、Mentor和PLDA vip

咨询:设计/架构评审、RTL验收、时钟与复位实现评审、开机顺序评审、IP配置参数评审、恢复机制评审、低功耗管理评审等。

PCIe PHY测试芯片验证:使用FPGA构建测试PLDA PCIe控制器与PHY测试芯片的参考设计。

PCIe设备启动和诊断:在上电,链路测试,低功耗测试,压力测试等过程中使用PLDA 检测器进行设备诊断

PCI-SIG研讨会准备:准备PCI-SIG合规性测试,包括PTC,电气,PCIECV,Gold和交互测试。

高级设计集成团队

 

  • 专职工程团队
  • 结合了20年的IC设计专业知识
  • 覆盖RTL设计,验证,硬件,ASIC,FPGA,软件
  • 美国和欧盟的工程师
  • 现场的可能性
  • 基于时间和固定价格的服务合同
  • PLDA IT基础设施和EDA工具
联系我们