Wireless VR Accelerator ASIC

概述

该客户开发了一颗ASIC芯片,用于加速其自有的软件视频编解码器,以减少虚拟现实(VR)耳机的延时和延时抖动。芯片采用中芯国际40LL工艺制造。

PLDA内部

该ASIC使用PLDA XpressSwitch IP,一个Gen3 x4上行端口连接到主机CPU,两个下行端口。一个下行端口连接到负责编解码器功能的嵌入式Gen3 x4端点(使用PLDA XpressRich Axi Controller IP for PCIe 3.1)。第二个下行端口将非芯片连接到PCIe Gen3 x2无线电发射机端点,该端点负责将编码流传输到VR耳机。

为何选择PLDA?

客户为其PCIe 3.1应用选择PLDA XpressSwitch和XpressRich Axi,原因如下:

  • 与所选PHY IP集成的成熟验证(PHY合作伙伴M31)
  • 现成的符合PCI-SIG规范的低延时PCIe交换机IP
  • 能够在FPGA上作整个芯片的原型验证,包括交换机IP
  • XpressRich Axi for PCIe 3.1中灵活/可配置的Axi接口和集成的DMA,便于应用程序开发
  • 提供现场培训,以帮助实现IP集成和硅点亮